您的位置:主页 > 公告动态 > 期货市场 > 期货市场
下一代EUV光刻机,万事俱备了么
光刻机在半导体领域一直是个热门话题,这个能一次又一次突破工艺极限的装备似乎一个时光机械,毗邻着芯片的现在和未来。从ASML宣布将推出下一代光刻机最先,人们的眼光就从当前最新一代的0.33 NA光刻系统转移到了下一代0.55NA 光刻系统身上。
不知道会不会有人和笔者一样,一边叹息着时间就像是被狗追着一样,跑得飞快,一边又期待着2025年的到来,由于从现在的新闻来看,售价4亿美元的下一代光刻机很有可能将在2025年投入使用。
那么,为什么需要High-NA EUV 光刻机?现在下一代光刻机的希望若何?而它又将面临哪些挑战?
为什么是High-NA
众所周知,光刻机的主要作用是将芯片电路图转移到硅片上,而光刻手艺正是决议芯片电路巨细的要害因素。在芯片制造中,电路越小越好,由于在相同空间中封装的晶体管越多,芯片的速率和能效就越高。
在28nm 及以上的时代,芯片制造的历程应该算是相对简朴的,只需要将设计好的芯片图案印在掩膜上,并把掩膜放置在光刻扫描仪中,扫描仪只需要举行单次光刻曝光,就可以把电路图“镌刻”在晶片上,这属于最简朴的单一图案化工艺。
但当芯片制程工艺来到了22nm节点,随着晶体管从平面走向3D,掩膜上的电路图变得麋集,使得在晶圆上“镌刻”电路图变得加倍难题,大幅提高了芯片制造工艺的难度和成本。为此,芯片制造工艺从上述简朴的单一图案化工艺转向多重图案化,芯片电路图不再只被印在一个掩膜上,而是被支解在两个甚至多个掩膜上,划分打印每个掩膜,最终将整套原始绘制的形状成像到晶圆上。为了能把电路图印在晶圆上,芯片制造商使用了种种工艺方案,好比双重图案化或自瞄准方案,这些工艺手艺可以把越来越小的电路印在晶圆上。
图源:方正证券
在EUV光刻机泛起之前,手艺职员行使193nm的光刻机,也就是我们常说的DUV光刻机,通过把镜头放在水里、相移掩膜、多重曝光的方式,一步步推进芯片手艺节点。方正证券曾指出,通过自瞄准双重图案手艺、四重图案化工艺等,理论上是DUV光刻机是可以实现7nm节点工艺制程,然则显然所需的掩膜数目极其多,而且工艺也十分庞大,量产难度很大。
这时刻,EUV手艺泛起了。凭证瑞利方程,光刻机所用光源波长越短,越能描绘微细线宽的半导体电路,因此依附 13.5nm 的极短波长,EUV 光刻被引入以取代 193nm的DUV光刻机。对于芯片金属层M2的间距为 36 nm ~ 38 nm的7 nm/6 nm 节点,以及间距为 30 nm ~ 32 nm的5nm 节点来说,13 nm 分辨率足以让芯片制造工艺再次回到了单一图案化时代。
现在,最为先进的5/4nm芯片,以及今年内有望量产的3nm芯片,使用的就是ASML 0.33 NA光刻系统:NXE:3400C或者NXE:3400D。
图源:ASML
但HJL Lithography的Harry Levinson曾指出,金属层M2在 28nm 及以下的间距下,代工厂及其客户有以下选择——双重图案化 EUV、三重图案化EUV 或High-NA。现在3nm另有NXE:3400D来拯救,那2nm甚至1nm节点该怎么办?
对于EUV的多重图案化,专家们划分从手艺和成本上给予了否认。Brewer Science高级手艺专家 Doug Guerrero 示意:“纵然我们将多种图案化手艺应用于 EUV,叠加也将异常难题。“Harry Levinson也指出,从经济角度来看,以为双重模式没有意义。
由此看来,为了能让摩尔定律能够继续延续下去,最优解就是High-NA。NA是光学系统的数值孔径,示意光线的入射角度,使用更大的NA透镜可以打印出更小的结构,好比0.55 NA 就能够实现 8nm 分辨率。
一方面,High-NA EUV能够削减晶圆厂的周期时间,由于单次High NA 所需的总处置量将少于多次通过 0.33 NA EUV 的总处置时间。另一方面,也提高了芯片设计的天真性,某些设计元素只能在单个掩模中实现,而High NA 为这些元素提供了改善的成像窗口。更主要的是,工艺步骤的削减还能提高了芯片的产量。
从这方面来说,High-NA EUV是一定的选择。
当前,希望若何
既然ASML 下一代EUV 0.55 NA光刻机的时间表已出,那么现在,它的希望又若何?
据路透社最新新闻,ASML 位于荷兰 Veldhoven 镇总部的高管告诉路透社,原型机有望在 2023 年上半年完成。也就是说原型机另有一年就可以完成了。
图源:ASML
此外,ASML 首席执行官 Peter Wennink在4月透露,现在在位于 Veldhoven 的新清洁室中已经最先集成第一个High-NA 系统。今年第一季度收到了多个 EXE:5200 系统的订单,4 月还收到了分外的 EXE:5200 订单。现在,ASML收到了来自三个逻辑厂商和两个存储厂商的 High-NA 订单。
同时,ASML还正在与比利时电子研究中央IMEC确立一个测试实验室,将在其中制作高 NA 系统,毗邻到涂层和开发轨道,配备计量装备,并确立与高NA工具开发相伴的基础设施——包罗变形成像、新掩膜手艺、计量、抗蚀剂筛选和薄膜图案化质料开发等,并准备最早在2025 年使用生产模子,在 2026 年实现大批量生产。
固然,光刻机作为一个由来自全球近800家供货商的多个模块和数十万个零件组成的“庞然巨物”,仅靠ASML一家起劲是远远不够的,其他和光刻机有关的厂商也已奔赴战场。
在镜头方面,蔡司和ASML将在High-NA光刻机上接纳变形镜头,他们通过在垂直于入射平面的偏向上保持 4 ×镜头缩小解决了晶圆上最大曝光场尺寸过小问题,从而获得 26 mm × 用于High NA EUV 光刻机 16.5 mm 的视场巨细。
光照下的 EUV 掩模示意图
图源:日本应用物理学杂志
此外,多层反射镜具有高反射率的窄入射角局限对透镜和掩膜都有影响,将当前一代 0.33 NA 镜头的镜头设计看法扩展到 0.55 NA 会导致镜面入射角较大,这是有问题的。因此,蔡司使用一种差异类型的高数值孔径设计,以削减反射镜上的最大入射角,这种新设计的一个基本特征是中央遮蔽,具有中央遮蔽的高性能镜头已被用于其他应用,例如天文学,哈勃太空望远镜就是一个众所周知的例子。
EUV 透镜中最后两个反射镜的图示
图源:日本应用物理学杂志
而日本测试装备制造商Lasertec对于High-NAEUV,正在开发一种具有 1nm x 30nm 迅速率的用于 EUV 掩膜坯料的光化坯料检测 (ABI) 新系统。USA 总裁Masashi Sunako曾示意“我们的目的是缺陷定位精度为10nm。”
据领会,Lasertec还推出了使用 13.5nm 光源的光化图案掩膜检测 (APMI) 系统,能够定位 EUV 掩模的20nm缺陷。固然,其对于High-NA EUV掩模的 APMI 系统也在开发中,据悉,新的光学器件、探测器和系统设计已经完成,设计用于2023/2024 年。
此外,KLA 和 NuFlare 也在开发多束电子束掩模检测工具。其中,NuFlare 正在开发具有 100 束光束的多光束检测系统,设计于 2023 年推出。NuFlare 的Tadayuki Sugimori 指出,该系统迅速率为 15nm,每个掩膜检查周期的检查时间为 6 小时。
未来,挑战依旧重重
即便厂商们都在起劲,但想要制造出High-NA EUV依然有着不小的挑战。近期,在日本应用物理学杂志4月揭晓的《高数值孔径 EUV 光刻:现状和未来展望》论文列出了High-NA EUV面临的八大挑战,划分是:无法知足分辨率要求,随机征象和图案溃逃可能影响良率;可以支持光子散粒噪声和生产力要求的光源;知足 0.55 NA 小焦深的解决方案;偏振控制,用于在 0.55 NA 下保持高对比度;盘算光刻能力;掩膜制造和计量基础设施;大芯片解决方案;High-NA EUV 光刻成本。
图源:日本应用物理学杂志
·分辨率的要求
耐久以来,光刻胶一直限制着EUV光刻能力,并随着手艺的生长,不停减薄,这也使得线条边缘粗拙度 (LER)不停增添。早在ArF 光刻的时刻,人们就已经意识到LER的问题,但那时刻它对芯片制造影响不大,但随着工艺节点不停微缩,LER就最先影响线宽控制和器件性能。想要降低LER带来的影响,就必须实现低LER。
使用 EUV 光刻图案化的 30 nm 线/空间中随机引起的缺陷示例
图源:日本应用物理学杂志
另一方面,许多差异类型的 EUV 光刻胶都有个配合特征,那就是模糊。除了由电子引起的图像模糊外,在曝光后烘烤历程中,由于光酸扩散,化学放大抗蚀剂也会泛起分外的模糊,在某种水平上也会影响良率。
当前,以 10 nm ½ 间距及以下为目的的光刻胶的研发仍在举行中,必须战胜现在化学放大型抗蚀剂存在的许多问题,但现在还没有发现具有低LER、低水平的随机性缺陷、无图案塌陷和需要的分辨率,同时阻止过高曝光剂量的光刻胶,需要继续研发、改善。
·光源
无论是光刻胶照样其他特定质料配方,都存在一个剂量,低于该剂量时光子散粒噪声引起的 LER 和缺陷太大而无法知足手艺要求,因此需要有足够高输出功率的光源以阻止降低吞吐量和生产率。
ASML 的 EUV 曝光工具的吞吐量作为源功率 (W) 除以曝光剂量 (mJ cm -2 ) 的函数。箭头指示具有 500 W 源和 80 mJ cm -2露出剂量的工具的点。
图源:日本应用物理学杂志
ASML SanDiego 使用其激光发生的等离子体 (LPP) 光源实现了 400-500 W 的输出,通过将红外激光转换为波段内EUV光的更高效率,提高了脉冲间重复性,增添LPP 光源的输出。此外,人们还把自由电子激光器以为是 LPP 光源的替换品。现在来看,ASML仍在起劲实现更高的光输出。
·知足 0.55 NA 小焦深的解决方案
焦深(DOF)一直也属于光学投影光刻的挑战。当NA为0.55 时,DOF显著降低,约莫是0.33 NA 的 1/3,因此需要改善聚焦控制来实现高数值孔径 EUV 光刻。在这方面,为了获得优越的成像,光刻胶减薄就异常主要,但当光刻胶薄膜变得异常薄时,又会存在诸如组件偏析之类的征象,降低图案化。
此外,焦点控制不仅仅是光刻手艺中的问题,还对晶圆平整度提出了更高的要求,这也对薄膜沉积,尤其是化学机械抛光 (CMP) 提出了严酷的要求。
·偏振控制,用于在 0.55 NA 下保持高对比度
在High-NA下,图像对比度取决于照明的偏振。如下图所示,两个过问平面波的图像对比度可以在S偏振光的大NA下保持,但随着NA的增添,P偏振和非偏振光的对比度变小。出于这个缘故原由,浸入式光刻机的照明系统提供了偏振控制,并设计在High NA 曝光工具上初始使用的激光发生的等离子体 (LPP) 光源发生非偏振光。当在0.55 NA 处使用非偏振光时图像对比度会显著下降。另一方面,自由电子激光器的发射是偏振的,这为思量将自由电子激光器 (FEL) 作为High NA EUV 曝光系统的光源提供了分外的动力。
给定数值孔径支持的两个过问平面波在最大入射角下发生的图像对比。
对于 S 偏振,偏振矢量垂直于入射平面,而对于 P 偏振光,它们位于入射平面内。
图源:日本应用物理学杂志
·盘算光刻能力
盘算精度需要思量许多物理征象,同时与高 NA 相关的小焦深增添了对盘算解决方案的需求。当前,反向光刻手艺 (ILT) 已被证实可用于构建最大化工艺窗口的掩膜疆土,而且由于 ILT 的应用而发生的最佳掩膜结构通常呈曲线,让掩膜制造变得加倍难题。
而多光束掩模写入器解决了这个问题,不仅让生产具有曲线图案的高质量掩模成为可能,还最先对掩膜上曲线特征的数据花样举行尺度化。虽然ILT 和曲线特征并不是High NA EUV 所独占的,但这些功效在High NA EUV 上逐渐成熟,因此有望成为High NA 手艺的主要组成部门。
·掩膜制造和计量基础设施
光掩膜是芯片制造的主要组成部门,随着电路图越来越小,与理想掩膜的误差越来越大,进而影响了最终晶圆的图案。因此需要解决掩膜难题,包罗削减掩膜3D 效果、增强对掩膜寿命等。最主要的是,在High NA EUV 光学系统中引入新光掩模类型也给掩膜行业带来分外的庞大性。
当前基于钽的吸收器通常约为 60-70nm 厚,旨在吸收足够量的光,与13.5nm 波长相比,厚度较大,因此以特定入射角(在传统 EUV 光刻中以 6° 为中央)照射掩膜,会扭曲空中图像,最终转移到光刻胶中的光图案,并降低其图像对比度。这些所谓的掩膜 3D 效果还随同着更多的特征相关转变和对晶圆的最佳聚焦,这对DOF原本就已经降低的High NA EUV 光刻手艺提出了分外的挑战。
固然,随着掩膜逐渐变得庞大,对装备的要求也日渐提升。
·大芯片解决方案
当前大芯片十分火热,但却由于尺寸太大无法顺应高 NA 曝光工具的 ½ 场。为了能够继续生产具有相似尺寸的芯片,需要接纳拼接。换句话说,就是一部门芯片使用一个掩膜举行图案转印,而其余部门通过第二个掩膜曝光举行图案转印。
拼接不是一种新的光刻手艺,但需要异常准确实行。此外,由于 EUV 吸收剂不能完全有用地抑制反射光,因此往往通过蚀刻去除掩膜版曝光区域周围的多层反射器,而蚀刻玄色边框会导致局部应力降低,进而影响掩膜特征。
·High-NA EUV 光刻的成本
成本一直是光刻机关注的问题,光刻机价钱昂贵不是一天两天了,显然High NA EUV光刻机只会更贵,其成本预计将跨越 3 亿美元。前面几代光刻机,其价钱的指数增进被吞吐量的提高所抵消,由此可以看出光刻机的吞吐量尤为主要。
因此,若何提高光刻机的吞吐量成为了要害,从这方面来看,提高光源的功率是解决设施之一。一方面,ASML San Diego 已经为 LPP 源实现了 400-500 W 的源功率,而且设计实现更高的功率。另一方面,除了提供偏振光外,自由电子激光器预计具有高功率,这也是思量将自由电子激光器作为 EUV光刻机光源的另一个缘故原由。
但当光源高于800 W后,High NA EUV 光刻机的吞吐量将靠近机械极限,届时又将面临新的难题。
写在最后
总的来说,光刻机向High NA迈进已经成为“续命”摩尔定律的必经之路,在日前举行的的SPIE Advanced Lithography and Patterning上,甚至最先讨论若何转向 0.7 NA EUV。但显然,横跨在人人眼前的,仍是不小的挑战。
上一篇:华为杀入,投了一位华科教授
下一篇:一文看懂AI制药全貌